<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • CPU工作原理介紹

    時間:2024-09-06 13:24:18 硬件維護 我要投稿
    • 相關(guān)推薦

    CPU工作原理介紹

      CPU從存儲器或高速緩沖存儲器中取出指令,放入指令寄存器,并對指令譯碼。它把指令分解成一系列的微操作,然后發(fā)出各種控制命令,執(zhí)行微操作系列,從而完成一條指令的執(zhí)行。指令是計算機規(guī)定執(zhí)行操作的類型和操作數(shù)的基本命令。指令是由一個字節(jié)或者多個字節(jié)組成,其中包括操作碼字段、一個或多個有關(guān)操作數(shù)地址的字段以及一些表征機器狀態(tài)的狀態(tài)字以及特征碼。有的指令中也直接包含操作數(shù)本身。

      提取

      第一階段,提取,從存儲器或高速緩沖存儲器中檢索指令(為數(shù)值或一系列數(shù)值)。由程序計數(shù)器(Program Counter)指定存儲器的位置,程序計數(shù)器保存供識別目前程序位置的數(shù)值。換言之,程序計數(shù)器記錄了CPU在目前程序里的蹤跡。提取指令之后,程序計數(shù)器根據(jù)指令長度增加存儲器單元。指令的提取必須常常從相對較慢的存儲器尋找,因此導(dǎo)致CPU等候指令的送入。這個問題主要被論及在現(xiàn)代處理器的快取和管線化架構(gòu)。

      解碼

      CPU根據(jù)存儲器提取到的指令來決定其執(zhí)行行為。在解碼階段,指令被拆解為有意義的片斷。根據(jù)CPU的指令集架構(gòu)(ISA)定義將數(shù)值解譯為指令。一部分的指令數(shù)值為運算碼(Opcode),其指示要進(jìn)行哪些運算。其它的數(shù)值通常供給指令必要的信息,諸如一個加法(Addition)運算的運算目標(biāo)。這樣的運算目標(biāo)也許提供一個常數(shù)值(即立即值),或是一個空間的定址值:暫存器或存儲器位址,以定址模式?jīng)Q定。在舊的設(shè)計中,CPU里的指令解碼部分是無法改變的硬件設(shè)備。不過在眾多抽象且復(fù)雜的CPU和指令集架構(gòu)中,一個微程序時常用來幫助轉(zhuǎn)換指令為各種形態(tài)的訊號。這些微程序在已成品的CPU中往往可以重寫,方便變更解碼指令。

      執(zhí)行

      在提取和解碼階段之后,接著進(jìn)入執(zhí)行階段。該階段中,連接到各種能夠進(jìn)行所需運算的CPU部件。例如,要求一個加法運算,算數(shù)邏輯單元(ALU,Arithmetic Logic Unit)將會連接到一組輸入和一組輸出。輸入提供了要相加的數(shù)值,而輸出將含有總和的結(jié)果。ALU內(nèi)含電路系統(tǒng),易于輸出端完成簡單的普通運算和邏輯運算(比如加法和位元運算)。如果加法運算產(chǎn)生一個對該CPU處理而言過大的結(jié)果,在標(biāo)志暫存器里,運算溢出(Arithmetic Overflow)標(biāo)志可能會被設(shè)置。

      寫回

      最終階段,寫回,以一定格式將執(zhí)行階段的結(jié)果簡單的寫回。運算結(jié)果經(jīng)常被寫進(jìn)CPU內(nèi)部的暫存器,以供隨后指令快速存取。在其它案例中,運算結(jié)果可能寫進(jìn)速度較慢,但容量較大且較便宜的主記憶體中。某些類型的指令會操作程序計數(shù)器,而不直接產(chǎn)生結(jié)果。這些一般稱作ldquo;跳轉(zhuǎn)(Jumps),并在程式中帶來循環(huán)行為、條件性執(zhí)行(透過條件跳轉(zhuǎn))和函式。許多指令也會改變標(biāo)志暫存器的狀態(tài)位元。

      這些標(biāo)志可用來影響程式行為,緣由于它們時常顯出各種運算結(jié)果。例如,以一個比較指令判斷兩個值的大小,根據(jù)比較結(jié)果在標(biāo)志暫存器上設(shè)置一個數(shù)值。這個標(biāo)志可藉由隨后的跳轉(zhuǎn)指令來決定程式動向。在執(zhí)行指令并寫回結(jié)果之后,程序計數(shù)器的值會遞增,反覆整個過程,下一個指令周期正常的提取下一個順序指令。如果完成的是跳轉(zhuǎn)指令,程序計數(shù)器將會修改成跳轉(zhuǎn)到的指令位址,且程序繼續(xù)正常執(zhí)行。許多復(fù)雜的CPU可以一次提取多個指令、解碼,并且同時執(zhí)行。這個部分一般涉及經(jīng)典RISC管線,那些實際上是在眾多使用簡單CPU的電子裝置中快速普及(常稱為微控制(Microcontrollers))。

      基本結(jié)構(gòu)

      CPU包括運算邏輯部件、寄存器部件和控制部件等。

      運算邏輯部件

      運算邏輯部件,可以執(zhí)行定點或浮點的算術(shù)運算操作、移位操作以及邏輯操作,也可執(zhí)行地址的運算和轉(zhuǎn)換。

      寄存器部件

      寄存器部件,包括通用寄存器、專用寄存器和控制寄存器。通用寄存器又可分定點數(shù)和浮點數(shù)兩類,它們用來保存指令中的寄存器操作數(shù)和操作結(jié)果。通用寄存器是中央處理器的重要組成部分,大多數(shù)指令都要訪問到通用寄存器。通用寄存器的寬度決定計算機內(nèi)部的數(shù)據(jù)通路寬度,其端口數(shù)目往往可影響內(nèi)部操作的并行性。專用寄存器是為了執(zhí)行一些特殊操作所需用的寄存器。控制寄存器通常用來指示機器執(zhí)行的狀態(tài),或者保持某些指針,有處理狀態(tài)寄存器、地址轉(zhuǎn)換目錄的基地址寄存器、特權(quán)狀態(tài)寄存器、條件碼寄存器、處理異常事故寄存器以及檢錯寄存器等。有的時候,中央處理器中還有一些緩存,用來暫時存放一些數(shù)據(jù)指令,緩存越大,說明CPU的運算速度越快,目前市場上的中高端中央處理器都有2M左右的二級緩存,高端中央處理器有4M左右的二級緩存。

    【CPU工作原理介紹】相關(guān)文章:

    CPU的超頻介紹09-16

    內(nèi)存DDR工作原理及性能特點介紹05-26

    cpu的運算10-20

    CPU參數(shù)的認(rèn)識08-21

    CPU的保養(yǎng)方法07-01

    服裝色彩搭配原理與技巧介紹06-13

    美發(fā)店經(jīng)營原理介紹09-05

    電腦內(nèi)存的工作原理07-10

    小心你的CPU被拔起09-06

    怎么避免CPU被燒壞09-07

    主站蜘蛛池模板: 国产办公室秘书无码精品99| 国产成人精品精品欧美| 久久久免费精品re6| 99久久婷婷国产综合精品草原| 无码精品国产一区二区三区免费 | 日韩精品无码中文字幕一区二区| 国产亚洲精品看片在线观看| 精品一卡2卡三卡4卡免费视频| 日韩精品无码一区二区三区 | 久久精品水蜜桃av综合天堂| 午夜精品久久久久成人| 国产亚洲精品看片在线观看 | 99RE8这里有精品热视频| 91视频国产精品| 国产成人精品无码一区二区| 亚洲国产精品久久久天堂| 午夜精品久久久内射近拍高清| 精品午夜国产人人福利| 国产人成精品综合欧美成人| 中国精品videossex中国高清| 2020国产精品永久在线| 精品无码一区二区三区亚洲桃色| 无码国内精品久久人妻| 伊人久久精品影院| 一级做a爰黑人又硬又粗免费看51社区国产精品视 | 免费精品精品国产欧美在线欧美高清免费一级在线 | 精品国产91久久久久久久a| 天天爽夜夜爽精品视频app| 极品精品国产超清自在线观看| 99香蕉国产精品偷在线观看| 国产亚洲精品无码成人| 国产产无码乱码精品久久鸭| 免费精品国自产拍在线播放| 欧美精品一区二区在线精品| 久久精品国产99久久久香蕉 | 欧美亚洲国产精品第一页| 国产精品欧美日韩| 国产精品亚洲欧美一区麻豆| 久久99精品综合国产首页| 日韩麻豆国产精品欧美| 国产成人久久精品麻豆一区 |